Molins, José, Rico, Rafael Modelado de un criptoprocesador mediante LISA Actas de la XIII Reunión Española sobre Criptología y Seguridad de la Información : celebrado del 5 al 8 de septiembre 2014, Alicante, pp. 25-28 URI: http://hdl.handle.net/10045/40390 DOI: ISSN: ISBN: 978-84-9717-323-0 Abstract: Para acortar los ciclos de diseño y desarrollo de criptoprocesadores se propone utilizar LISA, un lenguaje de descripción de arquitecturas programables. LISA, además, permite minimizar el coste hardware del procesador criptográfico así como su consumo. Como caso de estudio se propone un operador que da soporte al código operación de la exponenciación modular. Desde el punto de vista del hardware, el operador de exponenciación se implementa mediante cauces multifunción aptos para el procesamiento vectorial. Como característica más sobresaliente, las operaciones se podrán efectuar sobre operandos de tamaño arbitrario, es decir, la longitud k de la representación binaria de los operandos no estará limitada por el tamaño n de los registros del operador y se pasará como un operando más del código de operación. Keywords:ASIP, Criptografía, Cryptography, Criptoprocesador, Cryptoprocessor, Exponenciación modular, Modular exponentiation, RSA, M2M, Montgomery, LISA Universidad de Alicante info:eu-repo/semantics/conferenceObject